首页 > 大学专科> 电子信息
题目内容 (请给出正确答案)
[主观题]

超标量体系结构的CPU在一个时钟周期内可以执行一条以上的指令。 ()

超标量体系结构的CPU在一个时钟周期内可以执行一条以上的指令。 ( )

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“超标量体系结构的CPU在一个时钟周期内可以执行一条以上的指令…”相关的问题
第1题
下列关于超标量流水线不正确的是()。A.在一个时钟周期内一条流水线可执行一条以上的指令B.一

下列关于超标量流水线不正确的是()。

A.在一个时钟周期内一条流水线可执行一条以上的指令

B.一条指令分为多段指令来由不同电路单元完成

C.超标量是通过内置多条流水线来同时执行多个处理器,其实质是以空间换取时间

D.超标量流水线是指运算操作并行

点击查看答案
第2题
超标量流水技术________。A.缩短原来流水线的处理器周期B.在每个时钟周期内同时并发多条指令C.把

超标量流水技术________。

A.缩短原来流水线的处理器周期

B.在每个时钟周期内同时并发多条指令

C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令

点击查看答案
第3题
超标量技术是______。A.缩短原来流水线的处理器周期;B.在每个时钟周期内同时并发多条指令;C.把多

超标量技术是______。

A.缩短原来流水线的处理器周期;

B.在每个时钟周期内同时并发多条指令;

C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令。

点击查看答案
第4题
假定在CPU和主存之间有一个同步总线相连,其时钟周期为50 ns,单独设有32位地址线和32位数据线。主
存读传输时,首先要花1个时钟周期发送地址和读命令,最终从总线取数要花一个时钟周期,存储器的取数时间为220 ns;主存写操作时,先花一个时钟周期送地址、数据和写命令,在随后的两个时钟周期内写人数据。要求分别求出该存储器进行连续读和写操作时的总线带宽。

点击查看答案
第5题
若CPU要读取主存单元中的内容,那么在取得总线控制权后,CPU将在第一个时钟周期内通过总线向主存发
送()。 I.“主存读”控制信号 Ⅱ.“地址”信息 Ⅲ.“应答(ACK)”控制信号

A.Ⅰ

B.Ⅱ

C.Ⅲ

D.Ⅰ、Ⅱ

点击查看答案
第6题
在流水线的多发技术中,________技术对编译器的要求更高,因为在一个时钟周期内,虽然执行一条指令,
但要求各个功能部件之间不允许有数据相关。

点击查看答案
第7题
用一台每个时钟周期发射两条指令的超标量处理机运行下面一段程序。所有指令都要进行取指(IF)、译码

用一台每个时钟周期发射两条指令的超标量处理机运行下面一段程序。所有指令都要进行取指(IF)、译码(ID)、执行、写结果(WB)4个阶段。其中IF、ID、WB这3个阶段各为一个流水段,其延迟时间都为10 ns。在执行阶段,LOAD操作、AND操作各延迟10 ns,ADD操作延迟20 ns,MUL操作延迟30 ns。这4种功能部件各设置一个,它们可以并行工作。ADD部件和MUL部件都采用流水结构,每一级流水线的延迟时间都是10 ns。 I1 LOAD R0,M(A) ;R0←M(A) I2 ADD R1,R0 ;R1←(R1)+(R0) I3 LOAD R2,M(B) ;R2←M(B) I4 MUL R3,R4 ;R3←(R3)×(R4) I5 AND R4,R5 ;R4←(R4)∧(R5) I6 ADD R2,R5 ;R2←(R2)+(R5) ①请列出程序代码中所有的数据相关及其相关类型。 ②假设所有运算型指令都在译码(ID)流水段读寄存器,在写结果(WB)流水段写寄存器,采用顺序发射、顺序完成的调度方法。画出流水线的时空图,计算执行这个程序所用的时间。

点击查看答案
第8题
如果一个二进制比特序列为11001,若定义码元1在时钟周期内为前低后高,请画出其曼彻斯特编码和差分
曼彻斯特编码。

点击查看答案
第9题
流水处理的主要技术途径是什么?在CPU中可以有哪两类流水?超标量处理机和超流水线处理机的异同点。

点击查看答案
第10题
________技术在每个时钟周期内可同时并发多条独立指令,处理器中需配置多个功能部件和指令译码电
路,以便同时执行多个操作。

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改